UDLAN-401信號處理模塊由雙通道的A/D采樣(最高支持250MSPS/14bit)、雙通道D/A回放(最高支持1000MSPS/16bit)、FPGA+ARM(最高支持XC7Z045)及對外的通信接口(100M/1000M以太網(wǎng)、GPIO、CAN或串口等)組成。UDLAN-401外形尺寸為145.2mm(長)*95mm(寬)*20mm(厚),采用底面散熱的方式,可滿足工業(yè)級以上用戶的要求。
應用行業(yè):
(高速/高性能)基帶/中頻信號處理、主控(射頻/中頻/顯控一體機)
通訊、信號監(jiān)測、模擬源、測控儀器
高等院校、研究院所、科研機構(gòu)
產(chǎn)品特點:
高可靠性設計、工業(yè)級應用、性價比高
千兆網(wǎng)通信,單電源+5V供電
模塊絲印只有型號,無Logo,適合OEM
硬件配置豐富,可根據(jù)用戶的需求靈活選配
配套底層軟件大量測試和驗證,專業(yè)團隊持續(xù)維護升級
開發(fā)者可以不涉及ARM(linux/vxworks)部分(僅FPGA邏輯工程師即可完成項目開發(fā)),上位機可直接更新PL固件
官網(wǎng)下載最新的更新包,可對板卡的所有固件/驅(qū)動進行隨時升級
官網(wǎng)提供二次開發(fā)相關(guān)資料、應用論壇
提供豐富的demo軟件(底層/應用層)
支持PCI/PCIe、3UCPCI/PXI/VPX、6UPXIe/VPX結(jié)構(gòu)
用戶“二次開發(fā)的軟件”可在官網(wǎng)分享或掛牌出售
投稿“基于本模塊的應用原創(chuàng)文章”可領(lǐng)稿費
UDLAN-401產(chǎn)品原理框圖如圖1所示。
圖1原理框圖
主要技術(shù)參數(shù):
輸入通道:
ADC通道數(shù):2通道
A/D最高采樣率:14bit/125MSPS、14bit/250MSPS、16bit/105MSPS三選一
耦合方式:DC耦合或AC耦合(二選一,出廠確定)
時鐘部分:
支持外參考時鐘或外直接AD/DA時鐘,支持內(nèi)時鐘
觸發(fā)接口:
支持外觸發(fā)信號、軟件觸發(fā)
輸出通道:
D/A輸出通道數(shù):2通道
D/A輸出最高速率:14bit或16bit、800MSPS/1GSPS
輸出耦合方式:DC、AC或IQ上變頻器MOD(三選一,出廠確定)
IQ上變頻器MOD支持:ADL5371/ADL5372/ADL5375(其他MOD芯片可定制)
FPGA及附屬外設:
FPGA型號:XC7Z030(可升級為XC7Z035、XC7Z045)
PL支持:512MBDDR3、16路GPIO(3.3V)、2路RS232或1路RS422/485、音頻
PS支持:512MBDDR3、2路RS232、CAN、I2C、USB(OTG)、溫度監(jiān)測、RTC、千兆網(wǎng)
訂購信息:
相關(guān)產(chǎn)品:
UDPCIe-L401:PCIeX4(Gen2)結(jié)構(gòu)
UDPXIe3-L401:3UPXIe結(jié)構(gòu),PCIeX4Gen2結(jié)構(gòu)
UDCPCI3-L401:3UCPCI結(jié)構(gòu),PCI32bit/66MHz結(jié)構(gòu)
UDCPCI6-L401:6UCPCI結(jié)構(gòu),PCI32bit/66MHz結(jié)構(gòu)
UDVPX3-L401:3UVPX結(jié)構(gòu),采用SRIO對外通信
UDVPX6-L401:6UVPX結(jié)構(gòu),采用SRIO對外通信
現(xiàn)場技術(shù)支持請聯(lián)系當?shù)厥跈?quán)代理商
產(chǎn)品咨詢:sales@udunion.com
技術(shù)支持:service@udunion.com
誠征全國代理商...
關(guān)于我們 | 友情鏈接 | 網(wǎng)站地圖 | 聯(lián)系我們 | 最新產(chǎn)品
浙江民營企業(yè)網(wǎng) m.peada.cn 版權(quán)所有 2002-2010
浙ICP備11047537號-1